142427562

Produktoj

R5F100GEAFB#10

Mallonga priskribo:

Ultra-malalta energikonsuma teknologio
· VDD = ununura elektra tensio de 1,6 ĝis 5,5 V
· HALT-reĝimo
· STOP-reĝimo
· SNOOZE-reĝimo
RL78 CPU-kerno
· CISC-arkitekturo kun 3-etapa dukto


Produkta Detalo

Produktaj Etikedoj

Trajtoj

Ultra-malalta energikonsuma teknologio
VDD = ununura elektra tensio de 1,6 ĝis 5,5 V
HALT-reĝimo
STOP-reĝimo
Reĝimo SNOOZE
RL78 CPU-kerno
CISC-arkitekturo kun 3-etapa dukto
Minimuma instrukcia ekzekuttempo: Ŝanĝeblas
de alta rapido (0.03125 μs: @ 32 MHz operacio
kun altrapida sur-blata oscilatoro) al ultra-malalta rapideco
(30.5 μs: @ 32.768 kHz operacio kun subsistemo
horloĝo)
Adresspaco: 1 MB
Ĝeneraluzeblaj registroj: (8-bita registro × 8) × 4
bankoj
Sur-blata RAM: 2 ĝis 32 KB
Koda fulmmemoro
Koda fulmmemoro: 16 ĝis 512 KB
Grando de bloko: 1 KB
Malpermeso de blokforigado kaj reverkado (sekureco
funkcio)
Sencimiga funkcio sur-blato
Memprogramado (kun boto-interŝanĝa funkcio/flash-ŝildo
fenestrofunkcio)

Datuma Flash Memoro

Datuma fulmmemoro: 4 KB ĝis 8 KB
Malantaŭa operacio (BGO): Instrukcioj povas esti
efektivigita el la programmemoro dum reverkado de la
datumoj fulmmemoro.
Nombro da reverkoj: 1,000,000 fojojn (TYP.)
Tensio de reverkoj: VDD = 1,8 ĝis 5,5 V
Altrapida sur-blata oscilatoro
Elektu el 32 MHz, 24 MHz, 16 MHz, 12 MHz, 8 MHz,
6 MHz, 4 MHz, 3 MHz, 2 MHz, kaj 1 MHz
Alta precizeco: +/- 1,0 % (VDD = 1,8 ĝis 5,5 V, TA = -20
ĝis +85 °C)

Funkcia ĉirkaŭa temperaturo

TA = -40 ĝis +85 °C (A: Konsumantaj aplikoj, D:
Industriaj aplikoj)
TA = -40 ĝis +105 °C (G: Industriaj aplikoj)
Potenca administrado kaj rekomencigita funkcio
Sur-blato potenco-sur-restarigita (POR) cirkvito
Sur-blata tensiodetektilo (LVD) (Elektu interrompon kaj
restarigi de 14 niveloj)
DMA (Rekta Memora Aliro) regilo · 2/4 kanaloj · Nombro da horloĝoj dum translokigo inter 8/16-bita SFR kaj interna RAM: 2 horloĝoj Multiplikigilo kaj disigilo/multobliga-akumulilo · 16 bitoj × 16 bitoj = 32 bitoj (Nesubskribita aŭ subskribita) · 32 bitoj ÷ 32 bitoj = 32 bitoj (Sensigno) · 16 bitoj × 16 bitoj + 32 bitoj = 32 bitoj (Nesubskribita aŭ subskribita) Seria interfaco · CSI: 2 ĝis 8 kanaloj · UART/UART (LIN-buso subtenata) : 2 ĝis 4 kanaloj · I2C/Simpligita I2C-komunikado: 3 ĝis 10 kanaloj Temporizilo · 16-bita tempigilo: 8 ĝis 16 kanaloj · 12-bita intervaltempigilo: 1 kanalo · Realtempa horloĝo: 1 kanalo (kalendaro dum 99 jaroj, alarmfunkcio, kaj horloĝa korekta funkcio) · Watchdog-tempigilo: 1 kanalo (funkciebla per la dediĉita malaltrapida sur-blata oscilatoro) A/D-konvertilo · 8/10-bita rezolucia A/D-konvertilo (VDD = 1,6 ĝis 5,5 V) Analoga enigo: 6 ĝis 26 kanaloj · Interna referenca tensio (1,45 V) kaj temperatursensilo Notu 1 I/O-haveno ·I/O-haveno: 16 ĝis 120 (N-ch malferma drenilo I/O [eltena tensio de 6 V]: 0 ĝis 4, N-ch opeo drain I/O [VDD-rezista tensio Noto 2/EVDD-rezista tensio Noto 3]: 5 ĝis 25) · Povas esti agordita al N-ch malferma drenilo, TTL-eniga bufro kaj sur-blata tirrezisto · Malsama ebla interfaco : Povas konektiĝi al 1.8/2.5/3 V-aparato · Sur-blata klavinterrompa funkcio · Sur-blata horloĝa eligo/zumila eligo-regilo Aliaj · Sur-blata BCD (binara kodita decimala) korekta cirkvito Notoj 1. Povas esti elektita nur en HS (altrapida ĉefa) reĝimo 2. Produktoj kun 20 ĝis 52 pingloj 3. Produktoj kun 64 ĝis 128 pingloj


  • Antaŭa:
  • Sekva: